全局自动图像配准算法加速器  被引量:3

Accelerator of the Global Automated Image Registration Algorithm

在线阅读下载全文

作  者:李宝峰[1] 田宝华[1] 张晓明[1] 郑明玲[1] 

机构地区:[1]国防科学技术大学计算机学院,长沙410073

出  处:《计算机辅助设计与图形学学报》2012年第10期1363-1368,共6页Journal of Computer-Aided Design & Computer Graphics

基  金:国家"八六三"高技术研究发展计划(2012AA01A301)

摘  要:由于全局自动图像配准算法计算和存储复杂度高,不易实现实时处理,为此提出一种改进的基于块的全局自动图像配准算法加速器结构(BWAGIR II).该结构采用双组多体存储结构及优化的数据放置策略,支持在单个时钟周期内同时读取4×4插值窗口中的16个像素值;并采用定浮混合计算逻辑,以支持定点和浮点操作数的混合计算.FPGA实现结果表明,采用文中结构对5个BWAGIR II处理单元的数据吞吐率超过258×106像素?s.Due to the high computing and memory requirements of the global automated image registration algorithm, an accelerator called BWAGIR II is proposed. It adopts a dedicated two-rank- multi-bank memory to support accessing 16 pixels within a 4 × 4 interpolating window in one cycle. And some logics are designed to support hybrid operations between a fixed-point operand and a floating-point operand directly. Experimental results from a FPGA-based implementation show that a throughput of over 258 ×10^6 pixels/s is achieved with 5 BWAGIR II units.

关 键 词:图像配准 并行处理 算法加速器 FPGA 

分 类 号:TP302.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象