异或门的低功耗设计  

在线阅读下载全文

作  者:张爱华[1] 

机构地区:[1]临沂职业学院

出  处:《网友世界》2012年第18期24-25,共2页Net Friends

摘  要:在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计。本文电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力,且避免了后级反相器中亚阈功耗的产生,实现了电路的低功耗。在3.3v和1.8v电源下,经PSPICE在0.24um工艺下模拟,与已发表的异或门电路相比,新提出的电路功耗和功耗延迟积的改进分别高达36.5%和68.0%,说明本文设计的异或门电路在功耗和延迟方面具有优势。

关 键 词:低功耗 异或门 传输管 全摆幅 

分 类 号:TP368.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象