无失真并行数据压缩的脉动阵列ASIC设计  

A Systolic ASIC Scheme for Undistorted Parallel Data Compression

在线阅读下载全文

作  者:顾静[1] 帅典勋[1] 顾清[2] 

机构地区:[1]华东理工大学计算机科学与工程系,上海200237 [2]清华大学智能技术和系统国家重点实验室,北京100084

出  处:《电子学报》2000年第9期135-136,共2页Acta Electronica Sinica

基  金:973国家重点基础研究规划项目基金!(No .G1 9990 32 70 7);国家自然科学基金!(No .697730 37)

摘  要:本文提出适用于无失真并行数据压缩的超大规模ASIC的逻辑电路设计 .与其他传统的串行或小规模并行无失真数据压缩的硬件或软件方法相比 ,本文的Systolic阵列结构有更好的并行性、实时性和普适性 .对ASIC的时序和功能进行的模拟验证 ,证明了逻辑和电路设计的正确性和有效性 .This paper presents a new systolic ASIC scheme to implement the undistorted parallel data compression algorithm based on genetic algorithm (GA).In comparison with other traditional sequential or small scale parallel methods of data compression,the proposed systolic scheme has much higher parallelism,real time performance and more suitability.The simulation of timing performance and functionality for the ASIC scheme verifies its correctness and effectiveness.

关 键 词:数据压缩 遗传算法 ASIC 脉动阵列 

分 类 号:TN492.02[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象