检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]桂林电子科技大学信息与通信学院,广西桂林541004
出 处:《计算机测量与控制》2012年第11期3035-3037,共3页Computer Measurement &Control
基 金:广西无线宽带通信与信号处理重点实验室主任基金(10913)
摘 要:串行传输技术具有更高的传输速率和更低的设计成本,被广泛应用于高速通信领域;研究了一种基于FPGA的LVDS高速数据传输系统方案,该方案以Altera FPGA芯片为核心,通过其LVDS I/O口稳定可靠地完成数据传输,系统采用Verilog语言完成8B/10B编解码、时钟数据恢复、CRC校验、字节边界调整、误码率测试模块等;通过实验表明,该方案既满足了长距离和高速数据传输的要求,又降低了系统成本。Series transferring technology is widely used in high--speed communications, owning a higher transmission rate and lower de- sign costs. A FPGA--based LVDS high--speed data transmission system solution is introduced. Altera FPGA chip is the core in the pro- gram, achieving stable and reliable data transmission through its LVDS I/O port. System uses verilog language to achieve 8B/10B encoding and decoding, clock data recovery, CRC checksum, byte boundary adjustment, bit error rate test module, etc. Experiment results show that the program not only satisfy the requirements of long distance and high--speed data transmission, but also reduces the System costs.
关 键 词:FPGA LVDS 8B 10B 时钟数据恢复 LED显示屏
分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.254