基于FPGA的部分并行QC-LDPC译码器高效存储方法  被引量:3

Efficient storage method for FPGA-based partially parallel QC-LDPC decoder

在线阅读下载全文

作  者:袁瑞佳[1,2] 白宝明[1,2] 

机构地区:[1]西安电子科技大学综合业务网国家重点实验室,陕西西安710071 [2]中电科技集团公司第54研究所通信网信息传输与分发技术重点实验室,河北石家庄050002

出  处:《通信学报》2012年第11期165-170,共6页Journal on Communications

基  金:国家重点基础研究发展计划("973"计划)基金资助项目(2012CB316100);国家自然科学基金资助项目(60972046);国家科技重大专项基金资助项目(2010ZX03003-003);通信网信息传输与分发技术重点实验室开放课题基金资助项目(ITD-U1007)~~

摘  要:针对部分并行结构的准循环低密度校验(QC-LDPC)码译码器,提出了一种将译码准码字存储在信道信息和外信息存储块中的高效存储方法,该方法不需要额外的存储块来存储译码准码字,能够减少译码器实验所需的存储资源数量,并且有效降低了译码电路的布线复杂度。在Xilinx XC2V6 000-5ff1 152 FPGA上的实验结果表明,提出的QC-LDPC码译码器设计方法能够在降低系统的BRAM资源需求量的同时有效地提高系统的运行频率和译码吞吐量。An efficient storage method of hard decisions sharing intrinsic and extrinsic memory banks for partially parallel QC-LDPC decoder was proposed. Extra memory banks for storing hard decisions were avoided in this method, which result in significantly reduced consumption of RAM resources and routed complexity. Implementation results based on a Xilinx XC2V6 000-5ffl 152 FPGA show that the proposed method improves the frequency and decodes throughput of the system, and significantly reduced the requirements for the number of BRAM.

关 键 词:LDPC码 译码器 部分并行 高效存储 FPGA实验 

分 类 号:TN911[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象