采用对称结构MRF逻辑的亚微瓦级超低功耗加法器设计  

Design of Sub-Microwatt Ultra-low Power Adder using Symmetric MRF Logics

在线阅读下载全文

作  者:耿强[1] 段成华[1] 

机构地区:[1]中国科学院研究生院信息科学与工程学院,北京100049

出  处:《微电子学与计算机》2012年第12期43-46,共4页Microelectronics & Computer

摘  要:文中提出了一种具有高抗干扰能力的对称结构改进型MRF逻辑,并由此采用混合设计策略实现了一个8位超前进位加法器.该加法器在Synopsys HSPICE模拟仿真平台上使用台积电的65nm低Κ电介质工艺器件模型进行了验证.电路仿真结果表明,在0.25V的工作电压下,该加法器的功耗达到了亚微瓦级.与先前的对应设计相比,晶体管数量减小44.3%,功耗降低了34.9%~38.8%.A modified MRF logic with symmetrical structure is proposed in this paper, using which an 8-bit carry look-ahead adder is implemented based on a hybrid design methodology. The adder is verified using 65nm low-k TSMC technology on Synopsys HSPICE D-2010 platform. Simulations show that at 0. 25V supply voltage, the proposed adder consumes less than one microwatt per MHz. Compared with former design, the transistor count can be saved by 44. 3% and 34. 9%-38. 8% power consumption is reduced.

关 键 词:超低功耗 亚阈值 马尔科夫随机场 抗干扰能力 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象