检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李辉楷[1] 韩军[1] 翁新钎[1] 贺中柱[1] 曾晓洋[1]
机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203
出 处:《计算机工程》2012年第23期240-242,246,共4页Computer Engineering
基 金:国家自然科学基金资助项目(61176023)
摘 要:针对AES与SHA-3候选算法中Gr stl软件运算速度慢的问题,提出一种通过精简指令集计算机(RISC)协处理器来加速算法运算的设计方案。该协处理器复用片上高速缓存充当查找表来加速运算,并在RISC处理器的基本指令集架构中增加特殊指令。实验结果表明,与传统基于并行查找表的方案相比,该方案能够以较小的硬件代价加速AES与Gr stl运算。Aiming at the slow operating speed of existing AES and SHA-3 candidates Gr stl algorithm,this paper presents a design scheme for algorithm acceleration using Reduced Instruction Set Computer(RISC) coprocessor.Data cache is multiplexed as look-up table by the coprocessor for acceleration.Several specific instructions are added to the RISC instruction set architecture to accelerate the operation.Experimental results show that the scheme can reduce hardware cost compared with the implementation using traditional parallel on-chip look-up.
关 键 词:精简指令集计算机 协处理器 高速缓存 并行表查找 寄存器堆 指令集架构
分 类 号:TP391[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.12.146.79