精简指令集计算机协处理器设计  被引量:3

Design of RISC Coprocessor

在线阅读下载全文

作  者:李辉楷[1] 韩军[1] 翁新钎[1] 贺中柱[1] 曾晓洋[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203

出  处:《计算机工程》2012年第23期240-242,246,共4页Computer Engineering

基  金:国家自然科学基金资助项目(61176023)

摘  要:针对AES与SHA-3候选算法中Gr stl软件运算速度慢的问题,提出一种通过精简指令集计算机(RISC)协处理器来加速算法运算的设计方案。该协处理器复用片上高速缓存充当查找表来加速运算,并在RISC处理器的基本指令集架构中增加特殊指令。实验结果表明,与传统基于并行查找表的方案相比,该方案能够以较小的硬件代价加速AES与Gr stl运算。Aiming at the slow operating speed of existing AES and SHA-3 candidates Gr stl algorithm,this paper presents a design scheme for algorithm acceleration using Reduced Instruction Set Computer(RISC) coprocessor.Data cache is multiplexed as look-up table by the coprocessor for acceleration.Several specific instructions are added to the RISC instruction set architecture to accelerate the operation.Experimental results show that the scheme can reduce hardware cost compared with the implementation using traditional parallel on-chip look-up.

关 键 词:精简指令集计算机 协处理器 高速缓存 并行表查找 寄存器堆 指令集架构 

分 类 号:TP391[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象