基于导航基带芯片的UART的设计和仿真  被引量:1

Design and simulation of UART module based on baseband CMOS chip of navigation

在线阅读下载全文

作  者:胡月[1] 冯华星[2] 李晓江[2] 叶甜春[1] 

机构地区:[1]中国科学院微电子研究所,北京100029 [2]杭州中科微电子有限公司,浙江杭州310053

出  处:《电子技术应用》2013年第1期37-39,46,共4页Application of Electronic Technique

摘  要:设计了一款带自动波特率检测且误差较小的UART模块,旨在获得良好的通信功能。该模块支持全双工的串行数据传输和红外通信功能,且支持DMA模式以减少CPU的占用时间。UART的发送和接收通道各有一个FIFO模块。最后,利用Verilog语言的硬件实现方法在FPGA平台上进行了验证。This paper focuses on the design of UART with auto baud rate deceting function and minimal lost signal to get a good transmission. It supports full duplex communication in serial link and ifra-red communcation.In addition,DMA mode can be used to reduce elapsed time of CPU.Each UART channel contains two FIFOs for receiving and transmiting. At last, this paper pre- sents the hardware implementation using verilog HDL,and verification on FPGA platform.

关 键 词:VERILOG FPGA 波特率产生器 状态机 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象