检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国电子科技集团公司第四十七研究所,沈阳110032
出 处:《微处理机》2012年第6期4-5,8,共3页Microprocessors
摘 要:静态时序分析是验证时序是否收敛的重要手段,但它需要准确的时序模型,尤其是全定制电路不能使用一般晶圆工厂提供的时序工艺库。这里介绍了使用synopsys公司的各种工具进行寄生参数的提取,瞬态分析和时序模型的建立,并以传输管为例,详细描述了建立查找表时序模型的流程。Static timing analysis is an important method to verify the convergence of timing, hut it require accurate timg model, especially the full customed circuit can not use the common timing technology library provided by the foundary. Introduced extraction of parasitical parameters, transient analysis and building of timing models by using synopsys tools,and using transport transistors as an example,depicted flow of constituting timing models of looking - up table.
分 类 号:TN4[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.249