H.264/AVC中整数DCT变换量化模块的Verilog设计  被引量:1

Verilog Design of Integer DCT and Quantization Module in H.264/AVC

在线阅读下载全文

作  者:沈劲桐[1] 张卫[1] 

机构地区:[1]暨南大学信息科学技术学院,广东广州510632

出  处:《计算机与现代化》2013年第2期108-112,116,共6页Computer and Modernization

基  金:广东省科技计划省国际合作项目(2010B050900016)

摘  要:H.264/AVC视频压缩标准采用了4×4整数DCT变换和量化方法,避免了数据失配并提高了精度,具有较高的编码效率。本文分析H.264整数DCT变换和量化算法,将DCT变换转换为两次快速蝶形运算,减少了计算量,并用Verilog硬件描述语言编程实现整数DCT变换和量化功能,利用QuartusII进行综合和仿真,得到正确的结果。本设计具有54.54MHz的时钟频率、较低的资源消耗和功耗。The video compression standard H.264/AVC uses 4×4 integer DCT and quantization methods,which avoid data mismatch and improve data accuracy,thus has high compression efficiency.This paper analyzes the algorithm of integer DCT and quantization in H.264.By transforming DCT into two quick butterfly computations,it reduces algorithm complexity and makes it easer to realize.The synthesis and simulation by QuartusII show the correct results.The design is of 54.54MHz high clock frequency,low resource usage and low power dissipation.

关 键 词:H 264 AVC 整数DCT 量化 VERILOG HDL 

分 类 号:TP391[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象