基于Hash函数的MD5算法研究和硬件实现  被引量:5

Research and Hardware Realization of MD5 Algorithm Based on Hash Function

在线阅读下载全文

作  者:洪琪[1] 周琴琴[1] 王永亮[1] 陈高峰[1] 

机构地区:[1]安徽大学电子信息工程学院,合肥230601

出  处:《计算机工程》2013年第3期137-141,共5页Computer Engineering

基  金:国家"863"计划基金资助项目(2009AA012201)

摘  要:在传统MD5算法中,最影响执行速度的步骤是对关键路径变量B的求取。为提高算法的执行速度,对关键路径进行优化,将加法运算分成两步,由此缩短B的求取时间。用Verilog语言描述改进算法的硬件结构,并对其进行综合。实验结果表明,该电路的面积为85 678μm2、频率为142.8 MHz,与传统算法相比,改进算法的执行速度提高了1.989倍。How to calculate the value of B in the critical path is the most key factor which affects the execution speed of traditional MD5 algorithm. In order to improve execution speed, this paper optimizes the critical path, and separates the add calculation to two steps to shorten the time of calculating value of B. Verilog Hardware Description Language(HDL) is adopted to describe the circuit structure and DC is used to get area and frequency data. Experimental result shows that execution frequency is 142.8 MHz and area is 85 678 μm^2, and the improved algorithm's speed is 1.989 times compared with traditional algorithm.

关 键 词:MD5算法 VERILOG硬件描述语言 HASH函数 循环计算 关键路径 工作频率 

分 类 号:TP301.6[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象