检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:洪琪[1] 周琴琴[1] 王永亮[1] 陈高峰[1]
出 处:《计算机工程》2013年第3期137-141,共5页Computer Engineering
基 金:国家"863"计划基金资助项目(2009AA012201)
摘 要:在传统MD5算法中,最影响执行速度的步骤是对关键路径变量B的求取。为提高算法的执行速度,对关键路径进行优化,将加法运算分成两步,由此缩短B的求取时间。用Verilog语言描述改进算法的硬件结构,并对其进行综合。实验结果表明,该电路的面积为85 678μm2、频率为142.8 MHz,与传统算法相比,改进算法的执行速度提高了1.989倍。How to calculate the value of B in the critical path is the most key factor which affects the execution speed of traditional MD5 algorithm. In order to improve execution speed, this paper optimizes the critical path, and separates the add calculation to two steps to shorten the time of calculating value of B. Verilog Hardware Description Language(HDL) is adopted to describe the circuit structure and DC is used to get area and frequency data. Experimental result shows that execution frequency is 142.8 MHz and area is 85 678 μm^2, and the improved algorithm's speed is 1.989 times compared with traditional algorithm.
关 键 词:MD5算法 VERILOG硬件描述语言 HASH函数 循环计算 关键路径 工作频率
分 类 号:TP301.6[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222