检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国电子科技集团公司第五十四研究所,河北石家庄050081 [2]总参信息化部驻石家庄地区军事代表室,河北石家庄050081
出 处:《计算机与网络》2013年第10期64-67,共4页Computer & Network
摘 要:介绍了高级数据链路控制(HDLC)规程和3种实现HDLC规程的方法。使用VHDL语言在嵌入了NiosⅡ内核的现场可编程门阵列(FPGA)中实现了HDLC规程。说明了HDLC规程模块中发送模块、接收模块的工作流程及配置寄存器模块的用途,着重介绍了HDLC规程模块中最重要的循环冗余校验码(CRC)校验模块及"0"比特的插入删除模块的实现方法。该模块设计结构简单,性能可靠,具有可移植性和可测试性。The High-Level Data Link Control (HDLC) procedures and three implementation methods of HDLC procedures are introduced. The HDLC procedures are implemented in Field Programmable Gate Array (FPGA) with Nios Ⅱ software core by using VHDL language. The work process of transmitting module and receiving module and the purpose of configuration register module in the HDLC procedures module are introduced. This paper emphatically describes the implementation methods of cyclic redundancy code (CRC) verification module and "0" bit insertion and deletion module. The module structure is simple and reliable with portability and testability.
分 类 号:TN919.2[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.44