检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:周前能[1,2] 王哲[1] 李红娟[3] 王黎[1] 李琪[1] 李云松[1]
机构地区:[1]重庆邮电大学光电工程学院,重庆400065 [2]中国电子科技集团第二十四研究所模拟集成电路重点实验室,重庆400060 [3]重庆邮电大学计算机科学与技术学院,重庆400065
出 处:《数字通信》2013年第3期5-7,共3页Digital Communications and Networks
基 金:重庆自然科学基金项目(CSTCJJA40011与CSTC2010BB2412);重庆教委科学技术研究项目(KJ120503;KJ120533);重庆邮电大学博士启动基金项目(A2010-09)
摘 要:采用恒流源技术设计了1种适合于DC-DC开关电源的模拟加法器。基于CSMC0.5μm混合标准CMOS工艺对所设计电路进行了仿真验证。在3V电源电压条件下,瞬态仿真结果显示模拟加法器输出VA为参考电压Vref与输入信号VA1的加权。当输入信号VA1从0~1.2V变化时,模拟加法器的输出电压VA与VA1成线性关系,且VA与VA1的差值恒为一常数。当温度在0~110℃范围内变化时,模拟加法器的输出VA偏差仅为1.18mV。仿真结果显示:该模拟加法器具有非常好的性能特性,适用于DC-DC开关电源。Abstract:An analog adder for DC-DC switching power is designed by adopting the technique of constant current source. The analog adder is designed and simulated in CSMC 0.5 p.m mixed-signal standard CMOS process. Under the condition of VDD = 3 V, transient simulation results show that the output voltage of analog adder is a weighted sum of voltage reference Vre∫ and the input voltage VAl. When input voltage VAl changes from 0 V to 1.2 V, the output voltage VA of analog adder is proportion to VA] and the difference value of VA and VA1 is a constant. The deviation of output voltage Vn is only 1.18 mV when temperature changes from 0 to 110 ℃. Simulation results show that the designed analog adder has a well performance, so the analog adder is suited for DC-DC converters.
关 键 词:DC—DC开关电源 模拟加法器 恒流源 误差放大器
分 类 号:TN86[电子电信—信息与通信工程]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28