低功耗并行MIMO空间复用检测器的VLSI结构  

Low power parallel VLSI architecture for spatially multiplexed MIMO detection

在线阅读下载全文

作  者:李晓峰[1] 冯大政[1] 胡树楷[2] 

机构地区:[1]西安电子科技大学雷达信号处理国家重点实验室,陕西西安710071 [2]西安电子科技大学综合业务网理论及关键技术国家重点实验室,陕西西安710071

出  处:《西安电子科技大学学报》2013年第6期25-31,84,共8页Journal of Xidian University

基  金:国家自然科学基金资助项目(60971111);国家重点基础研究发展计划(973)资助项目(2010CB328300)

摘  要:针对2×2天线配置的多输入多输出无线通信系统,提出了一种新颖的近最大似然多输入多输出检测算法.此算法只对搜索树的第2层节点耗尽搜索,第1层应用区域判定法直接得到假设星座点和反假设点,不需要对每一层搜索树的部分欧几里得距离排序,降低了计算复杂度,而且适合并行处理.依据该算法设计了规则的、流水线型的超大规模集成电路,可以配置并行检测核的数目,从而可灵活地控制吞吐率.在40nm的工艺下,约束工作电压为1.08V,设定时钟频率为156MHz,版图实现可以达到312Mbit/s的吞吐量和23mW的功耗,处理延迟仅为0.051ns.This paper proposes a novel maximum likelihood-like detection algorithm for the 2×2 MIMO wireless communication system. Only the second layer in the search tree needs to be verified exhaustively, and then the area determination strategy is applied to the first layer to figure out the hypothesis node and counter-hypothesis nodes without sorting the partial Euclidean distance for each layer, which reduces the complexity significantly and leads to parallel implementation. The regular VLSI architecture is designed according to the detection algorithm, and flexible parallelism can well control the throughput for versatile applications. The VLSI architecture is implemented with 40 nm technology and constrained with the voltage of 1.08 V and the clock frequency of 156 MHz. The detector achieves 312 Mbit/s throughput with the powe/" dissipation of 23 mW and the latency of 0. 051 ns .

关 键 词:球形检测 多输入多输出空间复用 软输出 超大规模集成电路 

分 类 号:TN911.22[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象