超大规模集成电路

作品数:1230被引量:1619H指数:15
导出分析报告
相关领域:电子电信更多>>
相关作者:黄如刘玉岭郭文忠刘耿耿陈国龙更多>>
相关机构:清华大学北京大学中国科学院复旦大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
超大规模集成电路布图规划方法研究综述
《吉林大学学报(理学版)》2025年第1期139-150,共12页史梓慧 欧阳丹彤 张立明 
国家自然科学基金(批准号:62076108,61872159,61672261).
综述超大规模集成电路(VLSI)布图规划方法,探讨布图规划在集成电路设计中的重要性,以及其对芯片面积、互连线长和设计周期的影响.首先,回顾集成电路技术的发展历程,强调布图规划在确定模块位置、尺寸和旋转角度中的作用.其次,详细介绍4...
关键词:超大规模集成电路 布图规划 布局 构造法 分析法 迭代法 机器学习方法 
点亮时钟芯片的梦想版图--记澳门大学模拟与混合信号超大规模集成电路国家重点实验室副教授殷俊
《科学中国人》2024年第12期28-31,共4页李莉 户万 
科技飞速发展,我们的生活与各类电子设备紧密相连。时钟芯片在其中起着关键作用,犹如电子系统的“心脏”,为各个部分精准提供时钟信号,确保设备正常且有条不紊地运行。时钟芯片,是一种将电路集成一体的器件,主要负责生成并调节电子设备...
关键词:执行指令 电路集成 时钟芯片 国家重点实验室 电子系统 时钟信号 电子设备 超大规模集成电路 
XTop在多模式多端角时序签核中的应用
《中国集成电路》2024年第10期48-51,86,共5页王淑芬 秦贵阳 李应利 
在超大规模集成电路后端设计过程中,静态时序分析已成为时序签核时最普遍使用的时序分析方法。多模式多端角的时序分析使得静态时序分析更加复杂化,时序在签核中更难以收敛。基于UMC28nm工艺的超大规模集成电路后端设计,为了自动化精准...
关键词:静态时序分析 多模式多端角 超大规模集成电路 XTop 时序优化 
在VLSI制造中基于辅助图形的灰度光刻形成三维结构
《半导体技术》2024年第9期832-837,共6页王雷 张雪 王辉 
半导体器件从单一的二维尺度微缩转向更复杂的三维物理结构,而其传统的制造方法与以硅基逻辑或存储器为主的超大规模集成电路(VLSI)制造工艺的兼容性越来越差。灰度光刻是一种实现三维结构的可行技术方案,但因物理尺寸受限和大规模制造...
关键词:超越摩尔定律 超大规模集成电路(VLSI)制造 灰度光刻 辅助图形 微电子机械系统(MEMS) 分立器件 
计算机系统在电源完整性设计中的应用被引量:1
《电池》2024年第3期I0003-I0004,共2页伦萍萍 
随着电子工业的高速发展,印刷电路板的生产技术也在不断优化。尤其是进入超大规模集成电路时代后,高频高速集成电路成为当前计算机系统的主要形式,这一形式利用集成电路芯片来实现计算机系统处理、转换信息的功能。对电路芯片而言,电源...
关键词:计算机系统 超大规模集成电路 电路芯片 电源完整性 印刷电路板 高频高速 DIB 元器件 
一种优化FPGA布线拥塞的FHO-BP网络
《电讯技术》2024年第5期785-792,共8页聂廷远 孔琪 王艳伟 王振昊 
国家自然科学基金资助项目(61572269);山东省自然科学基金资助项目(ZR2021MF101)。
超大集成电路的高度复杂化造成的布线拥塞可能导致电路的不可布性,早期的布线拥塞预测对于提高集成电路的最终设计质量非常关键,因此针对现场可编程门阵列(Field Programmable Gate Array,FPGA),引入火鹰优化(Fire Hawk Optimizer,FHO)...
关键词:超大规模集成电路 FPGA布线拥塞预测 复杂网络 BP神经网络 火鹰优化算法 
一种双三次插值实时超分辨率VLSI设计被引量:2
《西南大学学报(自然科学版)》2024年第4期202-212,共11页张思言 杜周南 任一心 邓涛 唐曦 
国家重点研发计划项目(2023YFB2905403);重庆市教委科学技术研究重点项目(KJZD-K202100204);重庆市自然科学基金项目(CSTB2023NSCQ-MSX0120).
视频超分辨率技术具有广阔的应用前景,但基于深度学习方法的算法复杂度过高,难以实现实时计算.因此,近年来研究者们开始探索基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的超分辨率算法加速器,以利用FPGA的优势来提...
关键词:双三次插值 实时超分辨率 现场可编程逻辑门阵列 超大规模集成电路 
基于多阶段优化的高质量总体布线算法
《计算机辅助设计与图形学学报》2024年第4期607-614,共8页刘耿耿 裴镇宇 徐宁 
国家自然科学基金(62372109);福建省杰出青年科学基金(2023J06017)。
总体布线是VLSI物理设计中关键的一个环节.针对现有总体布线算法的布线容量利用率低和布线结果容易陷入局部最优的问题,提出一种基于多阶段优化的高质量总体布线算法.首先在预连接阶段和全局考量下的布线重组阶段中引入虚拟容量动态调...
关键词:超大规模集成电路 总体布线 多阶段优化 动态调整策略 A*算法 
基于电路分块的超大规模集成电路测试技术研究被引量:2
《科学技术创新》2023年第27期33-36,共4页鲁芬 
武昌工学院校级科学研究项目:分形模型在超大规模集成电路中的应用研究(项目编号:2022KY04)。
由于现有的测试技术在VO4端振幅为-15~25 cm,与实际值不符,不能检测出故障,研究基于电路分块的超大规模集成电路测试技术。运用超图分解来进行电路分块,通过原始输入到各个子电路的输入,使得不同子电路的输出值都能够得到敏化。运用并...
关键词:电路分块 超大规模集成 电路 测试 
EDA工具颠覆性创新的空间有多大?
《计算机应用文摘》2023年第24期136-137,共2页高扬 
当我们追溯EDA产业的发展史时,发现一个关键节点是1980年。在这一年,加州理工学院教授CarverMead和程序设计师Lynn Conway合作发表了一篇具有划时代意义的论文《超大规模集成电路系统导论》(Introduction to VLSI Systems),成为电子设...
关键词:电子设计自动化 超大规模集成电路 EDA工具 加州理工学院 程序设计师 颠覆性创新 里程碑事件 关键节点 
检索报告 对象比较 聚类工具 使用帮助 返回顶部