基于FPGA的直扩信号同步设计与实现  被引量:4

Design and Implementation of DSSS Synchronous System Based on FPGA

在线阅读下载全文

作  者:韩星[1] 张华冲[1] 王硕[2] 

机构地区:[1]中国电子科技集团公司第五十四研究所,河北石家庄050081 [2]武警指挥学院,河北石家庄050067

出  处:《无线电工程》2013年第11期53-56,共4页Radio Engineering

摘  要:根据解调器的需要,基于软件无线电设计思想,设计了一种采用串并结合的全数字超前—滞后环路,实现了伪码快速同步、全数字点叉积锁频环和松尾锁相环,实现快速载波频率相位同步的技术方案,介绍了伪码同步和载波同步电路的工作原理与实现结构。采用此同步系统设计的解调器结构简单、性能稳定,可通过软件升级进行功能扩展,可以应用到多种通信和侦察接收机中。According to the requirements of demodulator,this paper presents a design of DSSS synchronous system based on the design idea of software defined radio,which uses an all-digital early-later tracking loop to realize Pn code synchronization tracking and a AFC + songwei tracking loop to realize carrier signal synchronization tracking. The demodulator designed by using this synchronization system has simple structure,stable performance and good extensibility and flexibility,and it can be applied in many communication or reconnaissance receivers.

关 键 词:全数字直扩解调器 伪码同步 FPGA实现 载波同步 

分 类 号:TN911[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象