检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:徐立升 徐根倩 马正欣 宋早迪 蒋秀波 周冬冬 秦智超
机构地区:[1]北方信息控制集团有限公司车载信息系统研发部,南京210000
出 处:《电讯技术》2013年第12期1629-1632,共4页Telecommunication Engineering
摘 要:针对八通道采样器AD9252的高速串行数据接口的特点,提出了一种基于FPGA时序约束的高速解串方法。使用Xilinx公司的FPGA接收高速串行数据,利用FPGA内部的时钟管理模块DCM、位置约束和底层工具Planahead实现高速串并转换中数据建立时间和保持时间的要求,实现并行数据的正确输出。最后通过功能测试和时序测试,验证了设计的正确性。此方法可适用于高端和低端FPGA,提高了系统设计的灵活性,降低了系统的成本。According to the characteristics of high-speed serial data in eight-channel sampler AD9252,a method which is based on time constraint of FPGA is presented. In this method,the Xilinx FPGA is used to receive the sampling serial data. In order to achieve the setup time and hold time of serial-parallel conver-sion,the digital clock management( DCM) module,location constraints and Planahead are used. The de-sign is verified by functional and timing test. Because the method is suitable for high-end and low-end FP-GA,the flexibility of system is improved.
关 键 词:无线数据传输 多通道ADC 串行数据 并行数据 时钟管理 时序设计
分 类 号:TN911[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.62