检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科学院国家空间科学中心,北京100190 [2]中国科学院大学,北京100190
出 处:《电子设计工程》2014年第6期99-102,共4页Electronic Design Engineering
基 金:中国科学院空间科学战略性先导专项(KX-4)
摘 要:对基于欧氏几何的QC-LDPC码的数学基础进行了分析与阐述,从原理上分析了此类LDPC码性能优异的原因,并结合CCSDS所推荐的适用于近地通信的(8160,7136)码,建立了此类LDPC码的普适性构造方法。针对航天任务中资源、功耗、码速率的严格要求,设计了一套完备的空间通信编码方案,采用移位寄存累加电路单元(SRAA),分别设计针对面积优化的串行编码电路和针对速度优化的并行编码电路。使用Xilinx Virtex-4 FPGA测试串行编码速率可达210 Mbps以上,并行编码速率最高可达2 Gbps左右。The mathematical basis of QC-LDPC codes based on Euclidean geometry is analyzed and elaborated in this paper,and the reasons for its excellent performance is analyzed from the perspective of principle.Combined with the (8160,7136) code recommended by CCSDS for near-earth communication,the universal construction method is put forward for this kind of codes.For the stringent requirements of resources,power dissipation and coding rates in space missions,a complete space communication encoding scheme is designed.Using a shift-register-adder-accumulator (SRAA),a serial encoding circuit for area opfimizaton and a parallel encoding circuit for speed optimization are designed respectively.Tested by Xilinx Virtex-4 FPGA,the serial coding rate can reach 210Mbps and the maximum parallel coding rate can reach 2Gbps.
关 键 词:QC-LDPC码 欧氏几何 CCSDS 移位寄存累加电路单元 空间通信
分 类 号:TN911.2[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.40