浮点开方运算单元的电路设计  被引量:6

The Circuit Design of Floating-Point Square Root Unit

在线阅读下载全文

作  者:夏宏[1] 李笑盈[1] 王攻本[2] 

机构地区:[1]北京科技大学信息工程学院,北京100083 [2]北京大学分校,北京100083

出  处:《计算机工程与应用》2001年第11期39-41,87,共4页Computer Engineering and Applications

基  金:国家"863项目-高性能CPU芯片的研究与开发"主题资助;教育部<高等学校骨干教师资助计划>项目资助;教育部"优秀青年教师基金"资

摘  要:文章提出了一种基于逐位循环开方算法,"四位一开方"的浮点开方运算单元的电路设计方案,使限制周期时间的循环迭代部分的门级数降低到14级。按14级门延时为周期时间计算,完成一个IEEE单、双精度浮点数的开方运算分别需要15和29周期。同时,文章对目前开方运算所采用的两类主要的算法-逐位循环开方算法和牛顿-莱福森迭代开方算法进行了描述,其中包括数的冗余表示等内容。This paper presents a scheme of circuit design of floating-point square root unit,which is based on the ″Four-bits per Iteration″ square root method included in the digit-recurrence algorithms.In this scheme,it reduces the number of gate level in the recurrence part that restricts the cycle time down to 14.Accounting 14-level gates in a latency as one cycle time,the circuit can finish the computation of square root of the IEEE754 single or double format floating-point numbers in 15 cycles and 29 cycles respectively.Moreover This paper describes two main square root algorithms-digit-recurrence algorithm and Newton-Raphson algorithm,which include the redundant representation of numbers.

关 键 词:微处理器 浮点开方运算单元 电路设计 浮点运算器 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象