抑制冗余优先编码器的逻辑设计  被引量:3

Logic design of priority encoder by restraining redundancy

在线阅读下载全文

作  者:卢仰坚[1] 吴训威[2] 

机构地区:[1]浙江大学信息与电子工程学系,浙江杭州310027 [2]宁波大学电路与系统研究所,浙江宁波315211

出  处:《浙江大学学报(理学版)》2001年第4期468-472,共5页Journal of Zhejiang University(Science Edition)

基  金:国家自然科学基金资助项目 (6 97730 34)

摘  要:基于低功耗设计的要求 ,对传统设计的优先编码器中的冗余现象加以研究 ,利用冗余抑制技术重构基于门级设计优先编码器电路结构 .该优先编码器经 PSPICE模拟验证具有正确的逻辑功能 。According to the design requirement of low power dissipation, this paper makes an inspection of the redundancy correlated with priority encoder and reconstructs the circuits at the gate level by using the technique of restraining redundancy. PSPICE simulation shows that the new structure of the priority encoder has the correct logic function and can reduce the power dissipation.

关 键 词:低功耗 冗余抑制 优先编码器 集成电路 电路结构 优先权 逻辑设计 

分 类 号:TN762[电子电信—电路与系统] TN431

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象