浮点加法器电路设计算法的研究  被引量:8

The Algorithmic Research of Circuit Design for Floating-Point Adder

在线阅读下载全文

作  者:夏宏[1] 吴克河[1] 李占才[1] 

机构地区:[1]北京科技大学信息学院,北京100083

出  处:《计算机工程与应用》2001年第13期10-12,共3页Computer Engineering and Applications

基  金:国家863项目--高性能CUP的研究与开发资助

摘  要:介绍了浮点加法器电路设计的基本算法,阐述了近年来有关浮点加法器电路设计算法研究的成果。对目前所普遍采用的Two-Path算法及其改进算法进行了详细地分析。描述了快速规格化的关键技术——前导1的预判的基本原理。最后提出了一种进一步改进Two—Path算法的方案。The floating-point adder (FPA)basic arithmetic of circuit design has been introduced in the paper.In recent years,research work about the FPA arithmetic of circuit design has been precented.The widely adopted Two-Path arithmetic and its improvements have been analyzed in detail.The fast normalization key technique-leading -one predie tion has also been described.Finally,a new method to improve the Two-Path arithmetic has been put forward.

关 键 词:浮点加法器 Two-Path算法 前导1 电路设计 计算机 

分 类 号:TP332.21[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象