控制流综合中省略状态化简的可行性  被引量:1

Feasibility of Omitting the Step of State Reduction in Control Flow Synthesis

在线阅读下载全文

作  者:谢巍[1] 刘明业[1] 

机构地区:[1]北京理工大学ASIC研究所,北京100081

出  处:《计算机辅助设计与图形学学报》2001年第8期679-683,共5页Journal of Computer-Aided Design & Computer Graphics

基  金:国家自然科学基金项目 (69973 0 0 )资助

摘  要:为解决控制流综合用时过多而造成的电路设计周期较长的问题 ,从分析控制流综合的基本步骤和现存问题入手 ,着眼于控制流综合所接收的有限状态机的特殊性 ,讨论了省略状态化简的可行性 ;并且给出了在 EDA综合工具中省略状态化简的具体实施方案 .To solve the problem that control flow synthesis takes so much time that circuit design cycle is prolonged, this article analyzes the basic steps and problem of control flow synthesis, focusing on the special circumstance of finite-state machine that is handled by control flow synthesis, and discusses the feasibility of omitting the step of state reduction to save time. This article also puts forward a concrete scheme to omit the step of state reduction in EDA synthesis tool.

关 键 词:控制流综合 有限状态机 状态化简 状态分配 数字系统 

分 类 号:TP271.82[自动化与计算机技术—检测技术与自动化装置] TN492[自动化与计算机技术—控制科学与工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象