高速32位伪随机数发生器电路设计  被引量:1

The Circuit Design of High Speed 32-bits Pseudorandom Number Generator

在线阅读下载全文

作  者:夏宏[1] 曲英杰[2] 周志伟 

机构地区:[1]华北电力大学计算机系,北京102206 [2]北京多思公司,北京100083

出  处:《计算机工程与应用》2001年第15期146-148,172,共4页Computer Engineering and Applications

摘  要:文章提出了一种实现32位伪随机发生器电路设计方案。该方案的关键是对产生伪随机数所需要的乘法器和模2n-1加法器的设计。针对所采用的伪随机数迭代函数的特殊性,提出了特定的32位×16位乘法器以及模231-1加法器实现方案,使电路的速度得以提高,规模得以减小。整个电路设计采用VHDL语言描述,并通过了逻辑仿真验证。文章同时介绍了一般乘法器以及并行前缀模2n-1加法器的设计原理。: A new circuit design scheme is proposed in the paper,which implements pseudorandom number generator.The key of this scheme is the design of multiplier and modulo 2n-1 adder needed by pseudorandom number generator.In allusion to the particularity of the iterative function adopted,we proposed the scheme for specifical multiplier of 32-bit×16-bit and modulo 2n-1 adder.The scheme improves speed of circuit and decreases delay.The design module is described in VHDL,and has passed the logic verification.Simultaneously,the paper introduce principles of designing commonly multiplier and parallel-prefix modulo 2n-1 adder.

关 键 词:乘法器 并行前缀加法器 伪随机数发生器 电路设计 

分 类 号:TP332.2[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象