PI总线接口芯片编译码电路的推导及实现  

The Study & Implementation of the Code-decode Circuits in PI-bus

在线阅读下载全文

作  者:刘艳[1] 

机构地区:[1]杭州电子工业学院通信分院,浙江杭州310037

出  处:《杭州电子工业学院学报》2001年第4期40-44,共5页Journal of Hangzhou Institute of Electronic Engineering

摘  要:PI总线是并行接口总线的简称。它采用单字或双字的方式在多个并行工作的模块之间传送数据。由于不依赖于CPU ,它具有较好的兼容性、实时性和可靠性 ,适用于多处理器系统中多个并行工作模块的互连。本文以 32位纠错非混合方式的数据线和数据检查线为例阐明了PI-BIU编码译码电路的原理 。PI bus is the abbreviation for the parallel interface bus. It conveys datum among multi-parallel-job modules by way of separate byte or double bytes. It is because of better compatibility, real-time and reliability that PI bus is used for the interlinkage of multi-parallel-job modules in multiprocessor system. In this paper, an example was given to illustrate the PI-bus principle of the code-decode circuits. It presented some thought on the application of EDA tethnique in these circuits and the methods on VHDL.

关 键 词:PI总线 编译码电路 VHDL 接口芯片 

分 类 号:TP336[自动化与计算机技术—计算机系统结构] TP334.7[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象