CMOS集成电路静电泄漏实验分析  被引量:1

Analysis for Electrostatic Discharge Experiment of CMOS IC

在线阅读下载全文

作  者:于宗光[1] 徐冬娣[1] 

机构地区:[1]无锡微电子科研中心,无锡214035

出  处:《微电子技术》2002年第2期27-33,共7页Microelectronic Technology

基  金:江苏省自然科学基金 (BK99188);国防科技重点实验室基金 (99JS0 3 1 1 DZ0 6 0 1)资助

摘  要:CMOS集成电路的静电损伤一直是影响其可靠性的一个重要因素。当器件尺寸缩小到1μm以下时 ,在减小芯片I/OPAD尺寸、提高工作频率的同时 ,保证较高的抗静电能力就显得尤为重要。本文首先对两种 1μmMOS集成电路进行静电击穿实验 ,并对实验结果分析 。The electrostatic discharge is an important factor that affects the reliability of CMOS IC.When the size of the device shrinks to 1 micrometer or below,during decreasing the size of I/O PAD,increasing the operation speed,it is important to ensure high electrostatic discharge capability.In this paper,based on the experimental results of two kinds of 1 micron MOS IC,various methods to improve the protection capability of ESD are given.

关 键 词:CMOS 集成电路 静电泄漏实验 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象