检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《微电子技术》2002年第2期27-33,共7页Microelectronic Technology
基 金:江苏省自然科学基金 (BK99188);国防科技重点实验室基金 (99JS0 3 1 1 DZ0 6 0 1)资助
摘 要:CMOS集成电路的静电损伤一直是影响其可靠性的一个重要因素。当器件尺寸缩小到1μm以下时 ,在减小芯片I/OPAD尺寸、提高工作频率的同时 ,保证较高的抗静电能力就显得尤为重要。本文首先对两种 1μmMOS集成电路进行静电击穿实验 ,并对实验结果分析 。The electrostatic discharge is an important factor that affects the reliability of CMOS IC.When the size of the device shrinks to 1 micrometer or below,during decreasing the size of I/O PAD,increasing the operation speed,it is important to ensure high electrostatic discharge capability.In this paper,based on the experimental results of two kinds of 1 micron MOS IC,various methods to improve the protection capability of ESD are given.
分 类 号:TN432[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.38