深亚微米集成电路中的连线分割和缓冲器插入  被引量:1

Buffer Insertion and Wire Segmenting for Deep Submicron IC

在线阅读下载全文

作  者:白宁[1] 林争辉[1] 

机构地区:[1]上海交通大学大规模集成电路研究所,上海200030

出  处:《上海交通大学学报》2002年第3期323-327,共5页Journal of Shanghai Jiaotong University

基  金:美国国家科学基金资助项目 ( 5 978East Asia andPacific Program -96 0 2 485 )

摘  要:为在一定的时间限制下得到最少的缓冲器插入数目和连线分段数目 ,提出了一种深亚微米电路设计方法 .该方法通过将传统的可变尺寸驱动连线模型改为缓冲器连线分段模型 ,得到了最优的缓冲器插入数目和连线分段数目 .实验结果表明 ,在不同的时间限制下 。A new algorithm combined the buffer insertion and wire segmentation of VLSI design in deep submicron environment was presented. Compared with the length variable model, the wire segmentation model has the buffer driver instead, and then gets the optimized buffer number and wire segmentation result . Finally, the experiment result was analyzed.

关 键 词:深亚微米集成电路 连线分割 缓冲器插入 

分 类 号:TN4[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象