基于虚拟制造技术的集成电路工艺设计优化  被引量:1

Optimizing IC Process Design with Virtual Fabrication

在线阅读下载全文

作  者:王镇[1] 王纪民[1] 

机构地区:[1]清华大学微电子学研究所,北京100084

出  处:《微电子学》2002年第3期172-174,共3页Microelectronics

摘  要:采用虚拟制造技术对 0 .8μm双阱 LPLV CMOS工艺进行优化 ,确定了主要的工艺参数。在此基础上 ,对全工艺过程进行仿真 ,得到虚拟制造器件和软件测试数据 。A 0 8 μm dual well LPLV CMOS process is optimized and major process parameters are defined using Virtual Fabrication technique The whole process is simulated and test data for virtual devices are obtained The results are in good agreement with the measured data

关 键 词:虚拟制造技术 集成电路 工艺设计优化 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象