IEEE1149.1测试存取口与器件可测性同步的实现  

Synchronizing the IEEE 1149. 1 TAP for Chip-Level Testability

在线阅读下载全文

作  者:朱恒静[1] 

机构地区:[1]航天科技集团五院511所,北京100096

出  处:《电子产品可靠性与环境试验》2002年第1期27-29,共3页Electronic Product Reliability and Environmental Testing

摘  要:提出了加强测试存取口(TAP)功能的一种方法,使之可以随两个时钟工作,一个用于控制与IEEE1149.1标准相兼容的操作,另一个控制器件所固有的可测试特性.这个方法给设计和利用器件的可测性特性带来了许多优越性.This article presents a method that enhances the test access port(TAP) to let it operate with two clocks: one standard - compliant external test clock used for accessing IEEE 1149. 1 - compliant features and another alternative internal clock running synchronous to the chip clock while accessing chip manufacturing test features. The architecture also permits flexibility in selecting the test access speed to accommodate tester limitations.

关 键 词:IEEE1149.1 测试 存取口 可测性 

分 类 号:TP306[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象