数字电路多加权集随机测试生成方法  被引量:2

Random Test Generation of Digital Circuit with Multiple Weighted Set

在线阅读下载全文

作  者:谢永乐[1] 陈光■ 

机构地区:[1]电子科技大学自动化系

出  处:《计算机辅助设计与图形学学报》2002年第6期571-573,共3页Journal of Computer-Aided Design & Computer Graphics

摘  要:提出一种基于确定性完备测试集的数字集成电路多加权集随机测试生成方法 .通过引入搜索与迭代算法 ,将完备测试集分成若干测试子集 ,每一子集对应一个权集 ,即产生该子集中测试矢量的被测电路各主输入端取‘1’值的概率组合 .该方法与文献 [2 - 3]的结果相比 ,在测试序列长度或硬件开销上获得了改善 。A new methodology based on a deterministically complete test set is proposed. The method described arises from the division of complete test set into several test subsets and each subset corresponds to a weight set. A certain weight set comprises of the probabilities of producing a logic '1' to each primary input of circuits under test. The method provides effective improvement in the test length of test hardware overhead compared with the previously published results , it is suitable for BIST of VLSI especially.

关 键 词:数字电路 多加权集 随机测试生成方法 超大规模集成电路 

分 类 号:TN79[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象