检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《Journal of Semiconductors》2002年第7期695-700,共6页半导体学报(英文版)
摘 要:A modular architecture for two dimension (2 D) discrete wavelet transform (DWT) is designed.The image data can be wavelet transformed in real time,and the structure can be easily scaled up to higher levels of DWT.A fast zerotree image coding (FZIC) algorithm is proposed by using a simple sequential scan order and two flag maps.The VLSI structure for FZIC is then presented.By combining 2 D DWT and FZIC,a wavelet image coder is finally designed.The coder is programmed,simulated,synthesized,and successfully verified by ALTERA CPLD.设计了一种模块化的二维离散小波变换 (2 DDWT)的VLSI结构 .该结构可以实时完成小波变换 ,且很容易扩展 .针对零树编码硬件实现方面的不足 ,利用一种简单的顺序扫描方式和两个标志阵列 ,设计了一种适合硬件实现的快速零树编码算法 (FZIC)和FZIC硬件实现的VLSI结构 ,编写了 2 DDWT和FZIC硬件结构的VerilogHDL模型 ,并进行了仿真和逻辑综合 .结合 2 DDWT和FZIC ,实现了小波图像编码系统 ,并用ALTERACPLD成功进行了验证 .
关 键 词:discrete wavelet transform zerotree image coding VLSI Verilog HDL CPLD
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222