检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京交通大学机械与电子控制工程学院,北京100044 [2]北京宇航系统工程研究所,北京100076
出 处:《测控技术》2014年第10期101-104,共4页Measurement & Control Technology
基 金:北京交通大学优秀博士研究生创新研究基金(2014YJS113)
摘 要:在对MIL-STD-1553B总线深入学习的基础上,基于FPGA技术对1553B总线的总线控制器(BC)单元进行了设计。设计采用了Top-Down和Down-Top混合设计的思想,使用Verilog语言进行了代码编写,最后通过ISE9.0进行了设计综合。介绍了1553B总线特性,对BC接口功能和各模块的设计实现方法进行了详细说明,并对结果进行了仿真,使用示波器完成了实验验证。结果表明BC的逻辑达到了设计要求,符合1553B总线的协议规范。The function of the BC( bus controller) module for MIL-STD-1553B on the base of deep mechanism of MIL-STD-1553B is designed. Adopting the Top-Down and Down-Top method with FPGA, the code is written by Verilog and tested by ISE9. 0. The characteristics of 1553B, the interface functions and the implement method of each module for BC are introduced, then the simulation and experiment are completed. The result indicates that the design meets the logic of BC and the bus standard.
关 键 词:MIL-STD-1553B总线 FPGA 总线控制器(BC)
分 类 号:TP336[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7