检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]沈阳理工大学信息科学与工程学院,辽宁沈阳110159 [2]中国科学院沈阳自动化研究所中国科学院网络化控制系统重点实验室,辽宁沈阳110016
出 处:《沈阳理工大学学报》2014年第5期21-26,共6页Journal of Shenyang Ligong University
基 金:国家863项目(2013AA040301)
摘 要:为提高协议栈的通信实时性,利用数字电路具有的速度优势,设计了一系列电路结构来实现数据链路及以下层的功能。其中决定通信功能单元运行方式的网络管理(NMT)居于核心地位。采用数据存储排序电路结构来按顺序地存储事件。在不改变协议一致性的情况下,定义了新的主状态,用来读取事件存储队列中的新事件,实现NMT状态机的功能,以及在NMT状态改变后做相关的处理。利用Verilog HDL语言设计实现,用EDA开发软件Modelsim SE进行功能仿真,验证了功能的正确性。In order to take advantage of the speediness of digital circuit to improve the real- time performance of protocol stack, a series of circuits are designed to implement the func- tions of data link layer and layer below. The network management(NMT) which determines the operational mode of communication functional unit is on the core status. A circuit for da- ta storage and sorting is used to store the events orderly. Without changing protocol consis- tency, a few new main states are defined to read events from the event queue, implement the function of the NMT state machine, and do some relevant treatment after the NMT state has been changed. All of them are designed by Verilog HDL. Finally, the circuits are simulated by Modelsim SE, an EDA development software, and the correctness of the function of them is verified.
关 键 词:POWERLINK 以太网 VERILOG EDA
分 类 号:TN495[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222