一款高性能时钟驱动器电路的设计  

Design of a High-performance Clock Buffer

在线阅读下载全文

作  者:欧阳雪[1] 

机构地区:[1]中国电子科技集团公司第58研究所,江苏无锡214035

出  处:《电子与封装》2015年第2期25-28,48,共5页Electronics & Packaging

摘  要:时钟器件芯片可以实现通信网定时同步、时钟产生、时钟恢复和抖动滤除、频率合成和转换、时钟分发和驱动等功能。在系统设计中,选用好的时钟驱动芯片,可以省去系统时钟树设计,既节省空间,又提高系统性能。介绍一款高性能时钟驱动器的集成电路设计方法,主要性能要求有:低传播延时、低输出偏斜、低输出抖动、抗电磁干扰能力、抗ESD能力,一一详述了达到各项要求的设计。The article relates to a method for designing a high-performance, low-skew, general-purpose PCI-X compliant clock buffer. It distributes one input clock signal to the output clocks. It can operate at 0 MHz to 200 MHz and the output enable control that can drive outputs low when OE is low. It is specifically designed for use with PCI-X applications. It operates at 3.3 V and 2.5 V and is therefor compliant to the 3.3 V PCI-X specifications.

关 键 词:时钟驱动器 低输出偏斜 PCI-X兼容 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象