基于TIA/EIA-899标准的TYPE-I型M-LVDS接收器设计  被引量:1

Design of a TYPE-I M-LVDS receiver IC based on TIA/EIA-899 standard

在线阅读下载全文

作  者:李智[1,2] 陈迪平[1] 赵建中[2] 曹成成[1,2] 

机构地区:[1]湖南大学物理与微电子科学学院,湖南长沙410082 [2]中国科学院微电子研究所,北京100029

出  处:《计算机工程与科学》2015年第3期452-456,共5页Computer Engineering & Science

基  金:湖南省工业支撑项目(2013GK3019)

摘  要:提出了一种基于TIA/EIA-899标准的TYPE-I型M-LVDS接收芯片的实现方案,设计了一种新颖的共模搬移电路在实现超越电源电压轨的共模输入范围的同时简化了后级电路设计,节约了面积和功耗,电路中预放大器将输入信号放大一定倍数,迟滞比较器为系统引入迟滞效果。芯片采用GSMC0.18μm 1P6M CMOS工艺流片验证。测试结果表明,该芯片共模输入范围为-1.4V^3.8V,信号传输速率大于250 Mbps,具有典型值为28mV的迟滞效果。We propose an implementation scheme for a TYPE-I M-LVDS receiver based on TIA/EIA-899 standard.A novel common-mode voltage shift circuit is designed to realize an input common-mode range that is beyond the rail of the power voltage,which can simplify the post stage circuit,thus saving area and power consumption.The pre-amplifier in the receiver can provide a fixed magnification for input signals,and the hysteresis comparator brings hysteresis effect to the system.The chip is fabricated in GSMC 0.18μm 1P6 M CMOS technology,and the test results indicate that the receiver has an input common-mod range of-1.4V~3.8V,a signaling rate greater than 250 Mbps,and a typical hysteresis voltage is 28 mV.

关 键 词:M-LVDS 高速接口 共模电压 迟滞 

分 类 号:TN914.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象