检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李贞妮[1] 金硕巍[1] 王爱侠[1] 李晶皎[1]
机构地区:[1]东北大学信息科学与工程学院,辽宁沈阳110819
出 处:《电气电子教学学报》2015年第1期82-83,113,共3页Journal of Electrical and Electronic Education
基 金:中央高校基本科研业务费青年教师科研启动基金资助项目(N100304008)
摘 要:本文以数据包异步流水线架构Mousetrap的设计为例,介绍了利用LT Spice进行异步电路设计的思路及方法。设计采用0.18μm CMOS工艺,利用Mousetrap流水线单元设计1比特-四级异步1×4 FIFO电路。将其分解为两个核心模块:锁存器模块和Mousetrap流水线控制模块。这表明利用LT Spice实现数据包异步流水线架构Mousetrap的方法和步骤,通过软件进行功能仿真,验证设计的正确性。This paper takes the example of bundled data asynchronous pipelined architecture Mousetrap to illustrate the design method of asynchronous circuits based on LT Spice. An 0. 18-μm CMOS technology is used,and 1 bit-4 level asynchronous FIFO circuit based on Mousetrap pipeline is designed. The design is divided to two main mod-ules:latch and bundled data asynchronous pipelined Mousetrap control module. The method and steps to realize the bundled data asynchronous pipelined architecture Mousetrap is explained,functional simulation is performed to prove the correctness of the design.
分 类 号:TP301[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.221.95.53