检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:宋慧滨[1] 梁雷[1] 王永平[1] 李菲[1] 孙伟峰[1]
机构地区:[1]东南大学国家专用集成电路工程技术研究中心,南京210096
出 处:《电子器件》2015年第2期327-331,共5页Chinese Journal of Electron Devices
摘 要:介绍了一种新型的基于数字延迟锁定环DLL(Delay Lock Loop)技术的混合数字脉宽调制器DPWM(Digital Pulse Width Modulator)结构,该结构用可编程延迟单元PDU(Programmable Delay Unit)构成延迟线,通过DLL调节算法,动态地调整PDU的延迟时间,从而消除了延迟线的延迟时间受工艺、温度、工作电压的影响,提高了PWM的调节线性度,适用于数字控制开关式电源SMPS(Switched-Mode Power Supply),可以大幅度的提升系统的性能。同时,此种结构的DPWM适合FPGA验证和流片实现。采用CMOS 0.18μm工艺对所提出的结构进行了设计与实现,DPWM占用面积0.045 7 mm2,芯片测试结果非常好,可以进行工程应用。A novel digital pulse width modulator( DPWM) architecture that based on DLL technology is introduced,which applies to switched-mode power supply( SMPS). The delay line of this DPWM take advantage of the programmable delay unit( PDU) and the DLL technology to eliminate the influence of process,temperature and voltage,which improve the linearity of PWM dramatically. This DPWM is well suited for FPGA or custom chip implementation. The IC occupying only 0. 045 7mm2 silicon area is implemented in a CMOS 0. 18μm process,the measure results meet with the demand and the DPWM can fit the engineering application.
关 键 词:开关电源 数字脉宽调制 数字延迟锁定环 可编程延迟单元
分 类 号:TN761.9[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.118