检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:阳怡伟 张靖[2] 吴治军[2] 刘昌举[2] 熊平[2]
机构地区:[1]重庆邮电大学光电工程学院,重庆400065 [2]重庆光电技术研究所,重庆400060
出 处:《半导体光电》2015年第2期322-326,共5页Semiconductor Optoelectronics
摘 要:设计了一种用于CMOS图像传感器时钟产生的电荷泵锁相环(CPPLL)电路。基于0.18μm CMOS工艺,系统采用常规鉴频鉴相器、电流型电荷泵、二阶无源阻抗型低通滤波器、差分环形压控振荡器以及真单相时钟结构分频器与CMOS图像传感器片内集成。系统电路结构简洁实用、功耗低,满足CMOS图像传感器对锁相环低功耗、低噪声、输出频率高及稳定的要求。在输入参考频率为5MHz时,压控振荡器(VOC)输出频率范围为40~217MHz,系统锁定频率为160MHz,锁定时间为16.6μs,功耗为2.5mW,环路带宽为567kHz,相位裕度为57°,相位噪声为-105dBc/Hz@1MHz。A Charge Pump Phase-Locked Loop(CPPLL)circuit for clock generating of CMOS image sensor was designed.A conventional Phase Frequency Detector(PFD),a current Charge Pump(CP),the second-order passive impedance type Low-Pass Filter(LPF),a differential ring Voltage Controlled Oscillator(VCO)and a true signal phase clock structure Divider(DIV)were used to integrate in the CMOS image sensor chip with using 0.18μm CMOS technology in this system.The system is featured as simple structure and low power,and it satisfies the requirements of phase-locked loop with low-power consumption,low-noise,high stability and high output frequency.The system achieves an output frequency of VCO ranging from 40 MHz to 217 MHz,a system locking frequency of 160 MHz,a locking time of 16.6μs,a power consumption of 2.5mW,a loop bandwidth of 567 kHz,aphase margin of 57°and a phase noise of-105dBc/Hz@1MHz at 5MHz input reference frequency.
关 键 词:CMOS图像传感器 锁相环 频率综合器 片内集成
分 类 号:TP212[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.147.75.50