检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:周细凤[1] 曾荣周[2] 刘美华[1] 孙静[1]
机构地区:[1]湖南工程学院电气信息学院,湘潭411101 [2]电子科技大学电子薄膜与集成器件国家重点实验室,成都610054
出 处:《湖南工程学院学报(自然科学版)》2015年第2期1-5,共5页Journal of Hunan Institute of Engineering(Natural Science Edition)
基 金:湖南省教育厅科研资助项目(11C0321);湖南省自然科学基金资助项目(14JJ6040);湖南工程学院博士启动基金资助项目(Z)
摘 要:采用Verilog HDL语言,实现了14层电梯控制功能.设计中有2个进程,分别是状态机进程和信号灯控制进程.其中状态机进程是主要进程,信号灯控制进程是辅助进程,两者相互配合完成整个控制过程.整个控制系统采用Quartus II软件仿真设计,采用DE1的FPGA开发板对所设计的程序进行了硬件调试,由硬件调试结果可看出,所设计的控制系统能实现14层电梯楼层调换功能,且具有很强的实用性和适应性.Abstract. A 14 layer elevator controller based on Verilog HDL is realized in this paper. Both of the state machine process and traffic signal control process are adopted in the design. The state machine process is a major process, and the traffic signal control process is an assistant. The two aspects combine and comple- ment each other to complete the whole control. The 14 layer elevator controller is designed and simulated by Quartus II. Finally the whole circuit is verified by FPGA and the test results are given. The results show that the designed system can control 14 layer elevator. The system has very strong practicability and high adaptability.
关 键 词:VERILOG HDL 电梯控制 Quartus II FPGA
分 类 号:TP273.5[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.225