检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:胡小刚[1] 赵琳娜[1] 虞致国[1] 魏敬和[2] 顾晓峰[1]
机构地区:[1]江南大学电子工程系轻工过程先进控制教育部重点实验室,江苏无锡214122 [2]中国电子科技集团公司第五十八研究所,江苏无锡214035
出 处:《电子技术应用》2015年第6期66-68,72,共4页Application of Electronic Technique
基 金:江苏省自然科学基金(BK20130156);中央高校基本科研业务费专项资金(JUSRP1026;JUSRP51323B);江苏省科技厅产学研联合创新资金(BY2013015-19);江苏省六大人才高峰资助项目(DZXX-027);江苏省普通高校研究生实践创新计划项目(SJZZ_0148)
摘 要:为满足SoC外设接口高带宽、外部电路接口多样性的要求,利用可编程状态机和波形描述符存储器,设计了一种通用可编程接口IP核。分别从接口硬件连接设计、固件程序设计、波形描述符设计和仿真平台设计等方面对接口的设计流程进行了详述。以8051 CPU核为基础,利用所设计的接口IP核构建了仿真验证环境,对接口IP核编程后实现了对外部存储器的访问,并通过比较写出和读入的数据验证了设计的正确性。In order to meet the requirements of high bandwidth and the diversity of external interface of System-on-a-Chip (SoC), a general programmable interface IP core is designed by using the programmable state machine and waveform descriptor memory. The detailed design flow of the interface is described, including the designs of the interface hardware connection, the firmware design, the waveform descriptor and the simulation platform. Based on the 8051 CPU core, a verification simulation envi- ronment is built using the designed interface IP core. The interface IP core is tested and verified by comparing the data being writ- ten and read in the environment.
分 类 号:TP302.1[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.221.238.5