探究FPGA的峰值浮点运算性能  

在线阅读下载全文

作  者:Michael Parker 

机构地区:[1]Altera公司

出  处:《今日电子》2015年第2期44-45,共2页Electronic Products

摘  要:由于DSP、GPU和FPGA具有性能和功效优势,一般用作CPU的加速器。考虑到计算体系结构的多样性,设计人员需要一种统一的方法来对比性能和功效。通用的方法是测量每秒浮点运算次数(FLOP),按照IEEE 754标准,FLOP被定义为单精度(32位)或者双精度(64位)加法或者乘法。所有常用函数和运算功能如快速傅里叶变换(FFT)和矩阵运算等都需要加法器和乘法器,所有这些体系结构中加法器和乘法器之比一般都是1:1。

关 键 词:浮点运算 双精度 运算功能 计算体系 对比性 体系结构 逻辑资源 快速傅里叶变换 流处理器 时钟速率 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象