检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:晏巍[1,2] 王奕[1,3,2] 李仁发[1,3,2]
机构地区:[1]湖南大学嵌入式系统与网络实验室,长沙410082 [2]湖南大学信息科学与工程学院,长沙410082 [3]湖南大学网络与信息安全湖南省重点实验室,长沙410082
出 处:《小型微型计算机系统》2015年第7期1644-1648,共5页Journal of Chinese Computer Systems
基 金:国家自然科学基金项目(61173036)资助;国家"八六三"高技术研究发展计划项目子项(2012AA01A301-01)资助
摘 要:目前,嵌入式加密芯片在信息安全领域所面临的挑战不仅来自理论上的攻击,还存在针对其物理实现的攻击.即使数据加密,仍不能保证传输过程中的正确性和可靠性.而如何在攻击者恶意注入错误攻击之后能够自身检测是当前信息安全领域的研究热点.在研究AES算法的基础上,针对现有具备错误检测功能的AES算法的硬件实现占用电路面积大、应用不灵活等问题,提出一种针对AES加密的错误检测方案,其中优化了在AES实现中资源占用最多的S-盒模块在GF(24)域上的错误检测实现.与已有设计比较发现,本文设计有效减少了S-盒错误检测方案的硬件面积.本文设计方案在Xilinx Virtex-6 FPGA平台上进行了综合仿真验证,结果表明,在不影响检错率的情况下,具有占用硬件面积小、成本低的优点.Currently,embedded encryption chips in information security field are facing attacks both from theoretical level and physical implementation level. Although data is encrypted during the communication,this still cannot guarantee its correctness and reliability.Howto detect this fault attacks by the attacker becomes one of the hot research topics. This paper proposes a novel fault detection scheme for AES aiming to solve the problems of existing AES implementations,such as inflexibility and large area. Further,we also optimized fault detection for S-box over G F( 24) field,which is the most area consuming module in AES implementation. Compared with the existing designs,our proposed design effectively reduces the hardware area of fault detection for S-box. Experiment results showthat our proposed design has the advantages of smaller area and lower cost without affecting the error detection rate when ported to Xilinx Virtex-6 FPGA platform.
关 键 词:高级加密标准(AES) 错误检测 GF(24)域 FPGA
分 类 号:TP302[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.30