理解峰值浮点性能计算  

在线阅读下载全文

作  者:Michael Parker 

机构地区:[1]Altera

出  处:《中国电子商情》2015年第6期23-25,共3页China Electronic Market

摘  要:DSP、GPU和FPGA用作很多CPU的加速器,在性能和功效方面具有优势。考虑到计算体系结构的多样性,设计人员需要一种统一的方法来对比性能和功效。认可的方法是测量每秒浮点运算次数(FLOP),按照IEEE 754标准,FLOP被定义为单精度(32位)或者双精度(64位)数加法或者乘法。所有更高阶函数,例如除法、平方根和三角运算,都可以使用加法器和乘法器来构建。

关 键 词:浮点 双精度 运算功能 计算体系 对比性 体系结构 逻辑单元 STRATIX 多处理器 时钟速率 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象