检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:陈俊龙[1] 黄继伟[1,2] 胡炜[1,2] 吴嘉士 张荣晶 张千文[1]
机构地区:[1]福州大学物理与信息工程学院,福州350108 [2]福建省集成电路设计中心,福州350002
出 处:《微电子学》2015年第5期564-567,572,共5页Microelectronics
基 金:福州大学科技发展基金资助项目(2014-XY-32)
摘 要:设计了一种应用于流水线型模数转换器的14位100MHz采样保持电路,并在电路设计中,提出了一种改进型的栅压自举采样开关电路。在不增加电路复杂性的情况下,栅压自举采样开关电路可以有效地增加采样开关管的开启时间和关断时间,以及电路的可靠性。采样保持电路采用电容翻转式结构,以及采用增益提高的全差分折叠式共源共栅跨导放大器来实现。采用SMIC1.8V/3.3V0.18μm 1P6M CMOS工艺对电路进行设计与仿真。仿真结果显示,在10.009765MHz输入信号,100 MHz工作频率下,输出信号的无杂散动态范围(SFDR)为95.9dB,与传统自举开关相比,提高了16.3dB。A 14 bit 100 MHz sample and hold(S/H) circuit for pipelined A/D converter was designed. An improved bootstrapped switch was presented to accelerate the turn on and turn off processes and improve the reliability, without increasing design complexity. The S/H circuit was based on capacitor flip-around S/H architecture with gain-boosted fully differential folded cascode operational transconductance amplifier. The entire S/H circuit was designed and simulated in SMIC 1.8 V/3.3 V 0.18 μm 1P6M CMOS process. Simulation results showed that the spurious free dynamic range(SFDR) of the proposed S/H circuit achieved 95.6 dB, which was about more 16.3 dB over the S/H circuit based on the conventional bootstrapped switch.
分 类 号:TN432[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.157