检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]浙江师范大学数理与信息工程学院,浙江金华321004 [2]浙江师范大学工学院,浙江金华321004
出 处:《测控技术》2015年第10期23-25,29,共4页Measurement & Control Technology
基 金:国家自然科学基金资助项目(51105343);浙江省自然科学基金项目(LQ12E05004);浙江省新苗人才计划资助(2014R404066)
摘 要:介绍一种采用复杂可编程逻辑器件(CPLD)对正交编码信号采集和处理的设计。为提高光电增量编码器的解码精度,以CPLD为控制核心,设计信号采集、信号处理和硬件驱动3个模块。采用VHDL硬件描述语言设计信号处理模块,将其划分为滤波器、鉴相倍频器、计数器,并进行仿真和实验验证。结果表明该设计运行稳定、反馈精度高、可靠性强,分辨率可达0.09。。A design to collect and process orthogonal coded signal by using complex programmable logic device (CPLD) is described. In order to enhance the decoding accuracy of photoelectric incremental encoder, CPLD is used as the control core, and three modules including signal collection, signal processing and hardware drivers are designed. The module of signal processing based on VHSIC hardware description language(VHDL) is divided into filter, phase frequency multiplier and counter, and tested by simulation and experiments. The results show that the design works steady, and has high precision of feedback and reliability, and the resolution can reach 0.09°.
分 类 号:TP216[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.249