低功耗可配置的USB3.0设备控制器IP核设计  被引量:2

Design of Low-power and Configurable IP Core for USB 3.0 Device Controller

在线阅读下载全文

作  者:黄凯[1] 林威[1] 蒋进松 胡腾[2] 修思文[3] 严晓浪[2] 

机构地区:[1]浙江大学电子信息技术与系统研究所,杭州310018 [2]浙江大学超大规模集成电路设计研究所,杭州310027 [3]中国计量学院光学与电子科技学院,杭州310018

出  处:《计算机工程》2015年第12期1-8,共8页Computer Engineering

基  金:国家自然科学基金资助项目(61100074);中央高校基本科研业务费专项基金资助项目(2013QNA5008);国家电网公司科技基金资助项目"新一代智能电网片上系统芯片关键技术研究"(SGRI-WD-71-13-014);浙江省自然科学基金资助项目(LY14F020026)

摘  要:为实现USB 3.0设备的单芯片应用,提出一种可配置的USB 3.0设备控制器架构和面向SoC集成的IP核设计方法。通过宏定义和寄存器IP配置,使得USB 3.0设备控制器支持系统总线、物理层接口、端点属性、缓冲以及低功耗策略可配,提高IP重用性。采用门控时钟技术对非工作状态逻辑进行时钟屏蔽以降低动态功耗,利用门控电源技术断开USB控制器电源,从而最大限度地降低挂起模式下的静态功耗。实验结果表明,使用门控时钟、门控电源技术后,USB 3.0设备控制器在U0状态下的动态功耗减少50%、在休眠模式下的总功耗比U3状态减少95.5%。To implement the single chip for USB3.0device application,a configurable architecture of USB3.0device controller and a design method of SoC-integration-oriented IP core are proposed.The controller is configurable on system buses,physical interfaces,endpoint properties,buffers and low-power strategies through macro definition and IP configuration of register,and it can improve the IP reusability.Clock gating is used to reduce the dynamic power consumption of idle logic while power gating is used to reduce the utmost static power consumption of controller in suspend mode.Experimental results show that,by using clock gating,the dynamic power consumption of the controller is reduced by 50%in U0,by using power gating,the total power consumption of the controller is reduced by 95.5%in hibernation mode compared with U3.

关 键 词:USB3.0协议 IP核 可配置 低功耗 门控时钟 门控电源 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象