中值滤波算法的研究及其FPGA实现  被引量:4

Research on median filtering algorithm and its implementation of FPGA

在线阅读下载全文

作  者:李弓[1] 吴艳[1] 

机构地区:[1]广西科技大学电气与信息工程学院

出  处:《广西科技大学学报》2016年第2期56-61,共6页Journal of Guangxi University of Science and Technology

基  金:广西工学院博士基金项目(院科博11Z08);广西高校科学技术研究项目(YB2014207)资助

摘  要:对已有的传统中值滤波算法、快速中值滤波算法进行了基于FPGA设计实现.在此基础上提出了快速中值滤波的一种改进算法,并进行了设计.3种中值算法都利用Verilog HDL进行编程,通过对比仿真结果,表明了改进算法在达到较好的滤波效果的同时在硬件实现上的优越性.Based on FPGA, the traditional median filtering algorithm and fast median filtering algorithm aredesigned and implemented. On this basis, an improved algorithm of fast median filter is proposed and thecomparison is made with the two previous algorithms. Three algorithms are programmed by HDL Verilog, and thesimulating results show the superiority of the improved algorithm on hardware implementation.

关 键 词:中值滤波 改进算法 FPGA 仿真 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象