应用于通信系统中的高性能Viterbi译码器实现  被引量:2

Used in communication system of high performance Viterbi decoder implementaion

在线阅读下载全文

作  者:黄昊[1,2] 秦水介[2] 

机构地区:[1]贵州大学大数据与信息工程学院,贵州贵阳550025 [2]贵州省光电子技术与应用重点实验室,贵州贵阳550025

出  处:《电子设计工程》2016年第9期153-155,159,共4页Electronic Design Engineering

摘  要:针对无线通信系统中对于高频率、高吞吐量的要求,提出了一种基于ASIC的高速Viterbi译码器实现方案。该译码器在约束度小于等于9的情况下,采用全并行结构的加比选模块。性能分析结果表明,在SMIC 40 nm工艺,通过使用Synopsys Design Compiler对RTL代码进行逻辑综合,该译码器在时钟频率为166 MHz情况下,最终得到面积为0.2 mm2,功耗为18 m W,吞吐量达到82 Mbps。We propose a high-speed Viterbi decoder imlementations based on ASIC. In order to cope with a wireless communication system for hign frequency and throughput requirement. The Viterbi decoder plus a fully parallel structure comparison module in the case of less constraint of 9. Performance analysis results show that rtl code for logic synthesis by using thssynopsys design compiler. Finally obtainted area is 0.2 mm2, power consumption is 18 mW, throughtput sent to 82 Mbps under clock frequency of 166 MHz.

关 键 词:VITERBI 译码器 ASIC 功耗 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象