检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:雷琼[1]
出 处:《自动化与仪器仪表》2017年第1期35-37,40,共4页Automation & Instrumentation
摘 要:简述了一种基于CPLD的数字钟设计方案,文中所设计的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。通过使用EDA软件MAX+plusⅡ设计数字钟系统,阐述了自上向下和层次化设计方法及电路微型化的可行性。利用VHDL硬件描述语言结合CPLD可编程器件进行数字钟的设计,并通过数码管驱动电路动态显示计时结果,进一步说明CPLD器件值得在电路研究、设计中推广。This paper describes a digital clock design scheme based on CPLD and the digital clock is designed in this paper a kind of when using a digital circuit technology, minutes and seconds timing device, has higher accuracy compared with the mechanical clock and intuitive, and no mechanical device, has a longer service life, therefore has been widely used. Through the use of EDA software MAX+plusⅡ digital clock system design,this paper expounds the downward and hierarchical design method and circuit on the feasibility of miniaturization. By using VHDL hardware description language with CPLD programmable devices for the design of digital clock, and through the dynamic display of digital tube driver circuit timing results, further illustrate the CPLD device is worth popularizing in the research,design the circuit.
关 键 词:CPLD VHDL 数字钟 电子系统 EDA 仿真波形
分 类 号:TH714[机械工程—测试计量技术及仪器]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222