检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]航天科工防御技术研究实验中心,北京100854
出 处:《计算机与数字工程》2017年第3期579-582,共4页Computer & Digital Engineering
摘 要:边界扫描测试技术是一种基于集成电路可测性设计的测试技术,通过对集成电路内部测试寄存器输出响应的分析完成电路系统的测试及故障诊断。它提供了对器件的功能、互连及相互间影响进行测试的接口,极大地方便了对于复杂电路的测试。文章介绍了边界扫描的基本结构、边界扫描测试操作流程、测试接口和IEEE 1149.1标准规定的数据寄存器和指令寄存器,结合Xilinx公司可编程器件用配置存储器XCF系列芯片的进行基于边界扫描测试技术的测试方案设计。Boundary scan test technology is one testing technology based on integrate circuit(IC)measurability design.Electrocircuit system can be tested and diagnosed by analyzing the output signal of the circuit inter testing register.The testport of functional,inter-connect and interactional effect are provided by boundary scan test technology,so it is convenient to test complex IC.The structure,test-flow,test-port and data/instruction register prescribed by IEEE 1149.1of the boundary scan test are personated.In the end,one testing project of Xilinx programmable memory,XCF series,based Boundary Scan Test is contrived.
分 类 号:TN407[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15