检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:谢长生 于宗光[2] 张艳飞[2] 王德龙 胡凯[2]
机构地区:[1]无锡中微亿芯有限公司,江苏无锡214072 [2]中国电子科技集团公司第五十八研究所,江苏无锡214035
出 处:《微电子学与计算机》2017年第6期137-140,共4页Microelectronics & Computer
基 金:国家科技重大专项资助项目(2015ZX01018101-005)
摘 要:随着FPGA规模的扩大和工作频率的提高,时钟Skew成为FPGA越来越重要的性能指标,而如何精确测试芯片中的时钟Skew也就显得尤为重要.对此以JFPGA-YX2芯片为例,介绍一种可以精确测量FPGA时钟Skew的测试方法.将芯片内部的时钟资源通过配置逻辑配置成一系列的环形振荡器,每个振荡器的振荡频率由该振荡器所包含路径的延时决定.对这些振荡器的测量频率值进行运算处理即可获得精确的时钟Skew.During FPGA is becoming larger and clock frequency higher, the clock skew is key factor during design implemented, so it's more important to get the clock skew parameter of FPGA clock system when FPGA device design. In the paper, based on JFPGA-YX2 device, introduce methods to measure accurately skew of clock distribution networks on FPGA, it use ring oscillators formed on the device using clock tree and configurable logic, then measure the frequency of the ring oscillator, last calculate and get the clock propagation delay and clock skew.
分 类 号:TP303[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.249